億金電子有限公司

聯(lián)系我們:電話: 0755-27876565手機(jī): 189 2460 0166Q Q: 857950243立即咨詢郵箱: yijindz@163.com
首頁晶振行業(yè)動態(tài) 晶體振蕩器您會選用CMOS輸出還是LVCMOS輸出?

晶體振蕩器您會選用CMOS輸出還是LVCMOS輸出?

來源:http://m.eitherspanlaw.com 作者:億金電子 2019年05月30
          有源晶體振蕩器具有多種輸出,包括CMOS,LVDS,HCSL以及LV-PECL差分輸出.不同的產(chǎn)品選用不同的輸出性能,石英晶體振蕩器CMOS輸出具有多種好處,但這種技術(shù)有不同的變化.文中我們將會介紹低壓互補(bǔ)金屬氧化物半導(dǎo)體的優(yōu)點,也就是所謂的“LVCMOS”輸出,并且探討晶體振蕩器你會選用CMOS輸出還是LVCMOS輸出?
          晶體振蕩器CMOS輸出和LVCMOS輸出解釋
          CMOS具有許多優(yōu)于其他類型輸出信號的優(yōu)點.CMOS輸出有源晶振通常很便宜,在保持相位噪聲最小的方面表現(xiàn)良好,并且非常適合于數(shù)字電路設(shè)計,特別是那些具有較短跡線長度的設(shè)計.然而,可以提出一個令人信服的論點,即與其他類型的輸出相比,CMOS輸出技術(shù)的最大優(yōu)勢是較低的功率要求.
          CMOS集成電路最早是在20世紀(jì)60年代開發(fā)出來的,它們的一個顯著特點是它們能夠在比其他電路類型更寬的電源電壓范圍內(nèi)工作-從3到15伏特.隨著時間的推移和技術(shù)的不斷改進(jìn),CMOS設(shè)計中的電源電壓也逐漸降低.各大晶振晶體制造商開始減少其電路設(shè)計的幾何形狀,以降低成本并提高性能.尺寸的減小必然伴隨著功率使用的進(jìn)一步減少,使得電阻器可以按預(yù)期運(yùn)行.這符合向更低功耗設(shè)計邁進(jìn)的更大趨勢,并且由于CMOS技術(shù)的所有這些縮小,一種新的“低電壓”級CMOS集成電路誕生了.
         什么構(gòu)成“低”電壓?聯(lián)合電子器件工程委員會(JEDEC)已經(jīng)為LVCMOS定義了電源電壓和接口標(biāo)準(zhǔn):3.0V-3.3V.
         2.5V±0.2V(正常范圍)和1.8V-2.7V(寬范圍)
         1.5V±0.1V(正常范圍)和0.9V-1.6V(寬范圍)
          1.2V±0.1V(正常范圍)和0.8V-1.3V(寬范圍)
          1.0±0.1V(正常范圍和0.7V-1.1V(寬范圍)
 
         LVCMOS輸出信號適用于哪些產(chǎn)品應(yīng)用?
         LVCMOS輸出信號用于某些低功率醫(yī)療成像設(shè)備,以及便攜式測試和測量設(shè)備,工業(yè)測試設(shè)備以及網(wǎng)絡(luò)和通信系統(tǒng).LVCMOS非常適合無線和有線基礎(chǔ)設(shè)施.
         晶體振蕩器您會選用CMOS輸出還是LVCMOS輸出?
         具體而言,這完全取決于您的應(yīng)用程序的電源可用性.如果您可以獲得更多功率并且應(yīng)用需要它,那么使用更高電壓的CMOS輸出有源晶體振蕩器可能更有意義.如果您的電源有限并且您正試圖降低電源成本,那么LVCMOS就是您的選擇.
          CMOS及其所有變體都有很多優(yōu)點.但是,在設(shè)計階段第一次確定哪個信號輸出時,重要的是要正確.您的決定還取決于您的優(yōu)先級(減少相位噪聲,功率使用等).這可能是一個艱難的選擇,而錯誤的選擇可能會導(dǎo)致大量浪費的時間和金錢.更多石英晶體振蕩器輸出內(nèi)容歡迎登入億金官網(wǎng)查看了解.

正在載入評論數(shù)據(jù)...

發(fā)表評論:

姓名:
郵箱:
正文:

歡迎參與討論,請在這里發(fā)表您的看法、交流您的觀點。

此文關(guān)鍵字: 石英晶體振蕩器輸初輸出信號
誠征下列地區(qū) 晶振 | 石英晶振 | 圓柱晶振 | 貼片晶振 | 陶瓷晶振 | 石英晶體諧振器 | 頻率元件 的合作伙伴:
深圳市 廣州市 北京 上海 東莞 佛山 中山 順德 珠海 杭州 溫州 武漢 長沙 南京 大連 長春 西安 鄭州 澳門 沈陽 南寧 昆明 濟(jì)南 重慶 成都
kf
kf
close
kf 億金微信號